Recursos de suporte para otimização
A otimização de projetos pode ajudá-lo a melhorar o desempenho para reduzir o uso de recursos, o tempo de sincronização próximo e reduzir os tempos de compilação. Recursos de suporte para otimização de projetos, síntese física e Design Space Explorer (DSE).
Intel® Quartus® software Prime inclui uma ampla variedade de recursos para ajudá-lo a otimizar seu design para área e tempo.
- Otimização de netlist de síntese física para otimizar designs além do processo padrão de compilação. A síntese física ajuda a melhorar o desempenho do seu design, independentemente da ferramenta de síntese utilizada.
- O DSE automatiza a busca por configurações que oferecem os melhores resultados em qualquer projeto individual. O DSE explora o espaço de design do seu design, aplica várias técnicas de otimização e analisa os resultados para ajudá-lo a descobrir as melhores configurações para o seu design.
- A capacidade de otimização incremental no software Intel® Quartus® Prime Design Software Pro Edition oferece uma metodologia rápida para convergir para a assinatura de projetos.
Tabela 1. Documentação de suporte para otimização
Descrição do capítulo do título do | guia do | usuário |
---|---|---|
Intel® Quartus® guias de usuário do Prime Pro Edition | Otimização de área | Este capítulo descreve técnicas para reduzir o uso de recursos ao projetar dispositivos Intel®. |
Encerramento e otimização de tempo |
Este capítulo descreve técnicas para melhorar o desempenho de sincronização ao projetar Intel FPGA dispositivos. | |
Análise e otimização do plano de projeto |
Determinar o layout (posicionamento) de seus elementos de projeto em recursos físicos no dispositivo FPGA é conhecido como plantação de chão. | |
GUI planejador de chips | A GUI do Chip Planner ajuda você a visualizar e modificar o uso de recursos do dispositivo para o seu projeto. Conforme você aumenta o zoom, o nível de abstração diminui, revelando mais detalhes sobre seu design. | |
Otimizações de netlist e síntese física | O Intel® Quartus® Prime oferece otimizações de netlist durante a síntese e otimização da síntese física durante o ajuste, que podem melhorar o desempenho do seu design. |
Tabela 2. Recursos de suporte para otimização
Centros de recursos |
Descrição |
---|---|
Seguir as diretrizes recomendadas de codificação pode ser uma maneira poderosa de obter resultados de boa qualidade. Consulte a seção Diretrizes de projeto e codificação no Centro de recursos de síntese e visualização de listas de rede para obter mais informações. |
|
Você pode usar a compilação incremental para reduzir os tempos de compilação e preservar os resultados durante a otimização. |
Tabela 3. Cursos e demonstrações de treinamento de suporte de otimização
Título do curso |
Descrição do curso |
---|---|
Designer Intel® FPGA iniciante | Este plano de aprendizagem apresentará os princípios básicos da FPGAs incluindo sua história, estrutura e onde eles se encaixam no setor de eletrônicos. Ele também lhe dará o conhecimento para concluir sua primeira FPGA design. |
Saiba mais sobre as tarefas, camadas e vistas do planejador de chips e como realizar a análise de projetos com o planejador de chips. Veja como visualizar caminhos críticos e estimativas de temporismo físico. Você também verá como usar o planejador de chips para realizar análise de energia e visualizar congestionamento de roteamento. Você também aprenderá a realizar ECOs e a trabalhar com tarefas de piso. |
|
Encerramento do tempo usando os Consultores Quartus II e o Design Space Explorer |
Saiba como usar o Intel® Quartus® Prime Pro Design Space Explorer II (DSE) como ajuda para compilação remota e paralela. |
Saiba como resolver problemas de encerramento de temporização com técnicas de design HDL. |
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.