Software de projeto Quartus® Prime
O ambiente intuitivo de design de alto desempenho. Da entrada e síntese até a otimização, verificação e simulação do projeto, o Software de projeto Quartus® Prime proporciona funcionalidades aprimoradas em dispositivos com vários milhões de elementos lógicos, fornecendo aos projetistas a plataforma ideal para atender às perspectivas de projeto de última geração.
Tudo o que você precisa para projetar para FPGAs, SoCs e CPLDs Altera®
Assista como você pode projetar com o Software de projeto Quartus Prime.
O que há de novo na versão 25.1
Suporte para dispositivo Agilex
- Adicionado suporte para Agilex™ 3 FPGA Série C.
- Suporte adicional para dispositivos FPGA Agilex™ 5.
- Suporte adicional ao dispositivo para Agilex™ 7 FPGAs séries F, I e M.
Aprimoramentos
- Aumento do desempenho no núcleo Nios V/g.
- Redução de área de 8% com o núcleo Nios V/c.
- Extensão de código Ashling RiscFree VS — Desenvolva com Nios® V em código VS.
- Projeto de exemplo TinyML — Adicione aprendizado de máquina a FPGA projetos.
- Projetos de referência Linux — edições padrão e regulares para desenvolvimento de Linux.
- Suporte ao hipervisor Xen – execute aplicativos FPGA virtualizados.
- Suporte para RTOS — Zephyr e Bare Metal são suportados agora; FreeRTOS em breve.
- Melhorias do instalador – configuração mais rápida e flexível com instalação paralela e seleção dinâmica de componentes para reduzir o tempo de instalação e otimizar o espaço em disco.
- Depuração de transmissão — Depuração de hardware de alta velocidade com transferência de dados eficiente em tempo real, configurável via Signal Tap (STP).
- Quartus Prime Pro 25.1 — Apresenta modelos funcionais de barramento Altera AXI4 (BFMs) nativos para melhor desempenho de simulação e fácil integração, permitindo uma transição perfeita com mudanças mínimas.
- Simulação ip de protocolo do transceptor aprimorada — suporte aprimorado para protocolos como PCIe, Ethernet, Serial Lite e JESD, com modelos beta para Ethernet e PCIe em 25.1 e simulação e verificação até 50% mais rápidas.
Outros recursos e melhorias
- Imagens em contêineres para Quartus Prime Design Suite (QPDS): disponível no Docker Hub para uma implantação mais fácil e compatibilidade com a nuvem.
- Melhorias de análise de temporização estática — fechamento de projeto mais inteligente com categorização de falha mais clara, um novo resumo separando o tempo e os resultados do Design Assistant, suporte para caminhos de arquivos SDC relacionados para melhorar a portabilidade e controles de MTBF de grãos finos através de ajuste de taxa de alternância.
- Melhorias de inferência da RAM – suporte aprimorado para síntese, incluindo inferência automática de RAM de quatro portas simples e suporte total para configurações com byte-enable (5, 8, 9 e 10 bits), permitindo um controle preciso para escrever bytes individuais dentro de uma palavra.
- Os filtros de pesquisa do localizador de nós aprimorados incluem vários tipos de interface para consultas de pesquisa mais rápidas.
O que há de novo no FPGA AI Suite versão 25.1
Suporte para plataformas de desenvolvimento e dispositivos:
- Suporte Beta do Agilex™ 3
- Gerar IP de inferência a partir do FPGA AI Suite usando Agilex™ 5 como dispositivo alvo no arquivo de configuração do arco.
- Suporte de projeto de exemplo no Kit de desenvolvimento modular Agilex™ 5 FPGA Série E 065B.
- Exemplo de projeto SOC com Arm como host.
- Projeto de exemplo JTAG-attach sem host.
- Suporte limitado a 2 anos de lançamentos do Quartus Prime Pro.
Recursos e melhorias do FPGA AI Suite
- Nova transformação de layout integrada à inferência de IA IP – suporta configurabilidade dobrável e de tempo de execução.
- O estimador de desempenho obtima a entrada do usuário da largura de banda de memória externa disponível.
- O estimador de desempenho anterior assumiu a largura de banda de memória que não podia ser ajustada pelo usuário.
- Útil para usuários que projetam para dispositivos menores como Agilex 5/3 que podem ter largura de banda de memória limitada.
- o FPGA AI Suite 25.1 muda para o OpenVINO 2024.6.
Modelos de IA, ferramentas e atualizações de branding
- Suporte ao modelo YoloV7.
- Identifica e localiza objetos em uma imagem ou vídeo com alta precisão e velocidade. Usado em controle de qualidade industrial, vigilância, robótica etc.
- Altera de renome.
- Os pacotes RPM e DEB são agora "altera-fpga-ai-suite-<version>".
- O AI Suite agora é instalado em "/opt/altera" em vez de "/opt/intel".
O que há de novo para o IP FPGA na versão 25.1
Apresentando o Agilex™ 3 IPs
- Suporte para E/S flexível com interfaces de alta tensão e alta velocidade - MIPI D-PHY, LVDS de 1,25 Gbps.
- Recursos robustos de transferência de dados — transceptores de 12,5 Gbps, PCIe 3.0 e IPs MAC de baixa latência de 10 GE + 1GE.
- Gerencie as transferências de dados entre locais de memória não contíguos sem sobrecarga da CPU usando IP sSGDMA.
- Transferência de dados de alta velocidade e baixa latência para aplicações variadas usando SerialLite IV.
- Sincronização de tempo precisa em dispositivos de rede com suporte para TSE-1588.
- Suporte econômico para memória com LPDDR4 de até 2133 Mbps.
- Integração perfeita com processadores Arm Cortex usando HPS EMIF.
- Recursos de sincronização robustos para vários conversores de dados usando 12,5 Gbps JESD204B.
- Depuração e testes abrangentes de links do transceptor usando o kit de ferramentas do transceptor.
- Processamento de imagem e vídeo de alta resolução usando o pacote IP de processamento de vídeo e visão (VVP).
Atualizações do Agilex™ 5 IP
- Apresentando o LTPI: o protocolo de última geração para DC-SCM 2.0, oferecendo maior largura de banda e escalabilidade para túneis de sinal ininterruptos e de baixa velocidade.
- Ajustes em tempo real de várias configurações usando reconfiguração dinâmica - PMA-D.
- Acesso direto à memória multicanal (MCDMA) para PCIe 3.0/4.0 x2/x4, suportando RP e EP.
- Comunicação determinística de baixa latência com TSN Ethernet @ 10 M/100 M/1/2,5 G + SGMI.
- Interlaken @ 12,5 Gbps por via serial introduzido na Agilex 5 Série D.
- JESD204B até 17,16 Gbps com suporte UTK.
- JESD204C de protocolo incluído no modo Dual-Simplex.
Recursos adicionais
Fazer download
Obtenha o conjunto completo de ferramentas de projeto para Altera® FPGA.

Licenciamento
Descubra como obter um arquivo de licença, configurar uma licença, solucionar problemas de licença, ou alterar informações de licença.
Comprar
Encontre distribuidores locais que possam ajudar você na compra de software Altera® FPGA.
Treinamento
Esta página lista todos os cursos on-line e com instrutor atualmente disponíveis.
Perguntas frequentes sobre o Software de projeto Quartus® Prime
O Software Quartus® Prime permite um caminho rápido para transformar os projetos de FPGA, SoC e CPLD Altera® em realidade. Ele fornece ferramentas e recursos necessários para ajudar a cada passo, desde a entrada e síntese do projeto, até a otimização, verificação e simulação. Consulte o documento informativo sobre o Software Quartus Prime para obter mais detalhes.
O Software Quartus® Prime Pro Edition e o Software Standard Edition exigem uma licença paga, mas a Lite Edition não exige licença. Uma assinatura de nó fixo suporta o acesso à Pro Edition e à Standard Edition, assim como à Questa*-Altera® FPGA Edition, com um ano de manutenção. Para obter uma licença, acesse nosso Centro de suporte de licenciamento FPGA.
Se você estiver pronto para comprar uma licença ou precisar de recursos avançados de FPGA e SoC, como suporte para as famílias de dispositivos Agilex™, Stratix® 10, Arria® 10 e Cyclone® 10 de baixo consumo, primeiro adquira uma licença paga em nosso Centro de suporte de licenciamento de FPGA.
Para começar agora com a versão gratuita do Software Quartus® Prime Lite Edition ou baixar uma versão licenciada, acesse downloads do Software Quartus Prime.