Devido a um problema na versão 24.3.1 ou anterior do Software Quartus® Prime Pro Edition, você pode ver esse erro ao usar os dispositivos Arria® 10 FPGA e a verificação EDCRC está habilitada em um projeto que inclui as atribuições do Por que o EDCRC ou PR falha em determinadas condições ao usar a lógica colocada na linha Y59 em Arria® 10 GX, Dispositivos SX e Cyclone® 10 GX?
Este problema será corrigido em uma versão futura do software Quartus® Prime Pro Edition.