ID do artigo: 000100702 Tipo de conteúdo: Documentação e informações do produto Última revisão: 10/03/2025

Como o dispositivo ZL30733 é controlado no Kit de desenvolvimento de transceptor-SoC Agilex™ 7 FPGA série I?

Descrição

Ao usar o Kit de desenvolvimento do transceptor SoC Agilex™ 7 FPGA série I, a descrição de como o dispositivo ZL30733 é controlado está errada na seção 4.3. Guia do usuário sobre o clock on-board com controlador de clock do Guia do usuário do Kit de desenvolvimento do transceptor SoC Agilex™ 7 FPGA série I.

A descrição errada é "O controlador de clock se comunica com o sistema MAX® dispositivo 10 através de um cabeçote JTAG J11 de 10 pinos ou porta USB J10. Em seguida, o sistema MAX® 10 controla essas peças de clock programáveis através de um barramento I 2 C de2fios."

Resolução

A descrição será corrigida e atualizada conforme abaixo:

O Controlador de clock se comunica com o sistema MAX® dispositivo FPGA 10/Agilex™ 7 por meio de um cabeçote JTAG J11 de 10 pinos ou porta USB J10. O sistema MAX® 10 FPGA controla o Si5394/Si5391-A/Si5391-B/Si5332 e o dispositivo Agilex™ 7 FPGA controla ZL30733 através do barramento I2C.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Mostrar tudo

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.