O erro abaixo ocorre quando você usa o HardIP PCI Express® e se você instalou Quartus® II com apenas um conjunto limitado de dispositivos. Por exemplo, apenas Cyclone® suporte a dispositivos IV GX foi instalado.
Para resolver este erro, você pode simplesmente reinstalar Quartus II, garantindo que todas as famlies de dispositivos estejam instaladas e, em seguida, regenerar o PCI Express IP.
Este problema será corrigido em uma versão futura do software Quartus II.
Erro: PLL "< de variáveis>_example_chaining_pipen1b:core| < de variáveis>_plus:ep_plus| < nome de variáveis>:epmap|<<variação>_serdes:serdes| nome >_serdes_alt_c3gxb_aac8:nome de <variação>_serdes_alt_c3gxb_aac8_component|altpll:pll0|altpll_ld81:auto_generated|pll1" tem a porta CLK[0] conectada, mas os parâmetros clk0_multiply_by e/ou clk0_divide_by são não especificados ou definidos como 0