ID do artigo: 000075735 Tipo de conteúdo: Solução de problemas Última revisão: 13/08/2012

Por que eu recebo a seguinte mensagem de erro ao usar o HardIP PCI Express "Erro: PLL"<variation name="">_example_chaining_pipen1b:núcleo|<variation name="">_plus:ep_plus|<variation name="">:epmap|<variation name="">_serdes:serdes|<variatio...

Ambiente

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    O erro abaixo ocorre quando você usa o HardIP PCI Express® e se você instalou Quartus® II com apenas um conjunto limitado de dispositivos. Por exemplo, apenas Cyclone® suporte a dispositivos IV GX foi instalado.

    Para resolver este erro, você pode simplesmente reinstalar Quartus II, garantindo que todas as famlies de dispositivos estejam instaladas e, em seguida, regenerar o PCI Express IP.

    Este problema será corrigido em uma versão futura do software Quartus II.

     

    Erro: PLL "< de variáveis>_example_chaining_pipen1b:core| < de variáveis>_plus:ep_plus| < nome de variáveis>:epmap|<<variação>_serdes:serdes| nome >_serdes_alt_c3gxb_aac8:nome de <variação>_serdes_alt_c3gxb_aac8_component|altpll:pll0|altpll_ld81:auto_generated|pll1" tem a porta CLK[0] conectada, mas os parâmetros clk0_multiply_by e/ou clk0_divide_by são não especificados ou definidos como 0

    Produtos relacionados

    Este artigo aplica-se a 5 produtos

    FPGA Arria® II GX
    FPGA Stratix® IV GT
    FPGA Stratix® IV GX
    FPGA Arria® II GZ
    FPGA Cyclone® IV GX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.